#### НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ БІОРЕСУРСІВ І

#### ПРИРОДОКОРИСТУВАННЯ УКРАЇНИ

#### ФАКУЛЬТЕТ ІНФОРМАЦІЙНИХ ТЕХНОЛОГІЙ

#### Кафедра комп’ютерних систем і мереж

|  |  |
| --- | --- |
|  | **“ЗАТВЕРДЖУЮ”**Декан факультетуінформаційних технологій \_\_\_\_\_\_\_\_\_\_\_\_ проф. О.Г.Глазунова  “\_\_\_” \_\_\_\_\_\_\_\_\_\_\_\_ 2019р. |

###### НАВЧАЛЬНО-МЕТОДИЧНИЙ КОМПЛЕКС

з дисципліни

«КОМП’ЮТЕРНА СХЕМОТЕХНІКА»

для підготовки фахівців за спеціальністю 123 «Комп’ютерна інженерія»

КИЇВ-2019

#### НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ БІОРЕСУРСІВ І

#### ПРИРОДОКОРИСТУВАННЯ УКРАЇНИ

#### Кафедра комп’ютерних систем і мереж

|  |  |
| --- | --- |
|  | **“ЗАТВЕРДЖУЮ”**Декан факультету інформаційних технологій \_\_\_\_\_\_\_\_\_\_\_\_\_ проф. О.Г.Глазунова  “\_\_\_\_” \_\_\_\_\_\_\_\_\_\_\_\_\_\_\_\_ 2019 р.  РОЗГЛЯНУТО І СХВАЛЕНО  на засіданні кафедри комп’ютерних систем і мереж  Протокол №10 від “10”че  рвня 2019р.  Зав.кафедри \_\_\_\_\_\_\_\_(проф.Лахно В.А.) |

###### РОБОЧА ПРОГРАМА НАВЧАЛЬНОЇ ДИСЦИПЛІНИ

«КОМП’ЮТЕРНА СХЕМОТЕХНІКА»

|  |  |
| --- | --- |
| Спеціальність | 123 «Комп’ютерна інженерія» |
| Факультет | інформаційних технологій |
| Розробник: | Гусєв Б.С., доцент, к.т.н., доцент |

Київ – 2019р.

# Опис навчальної дисципліни

**«Комп’ютерна схемотехніка»**

|  |  |  |
| --- | --- | --- |
| **Галузь знань, напрям підготовки, спеціальність, освітньо-кваліфікаційний рівень** | | |
| Галузь знань | 12 – Інформатика і обчислювальна техніка | |
| Спеціальність | 123 - Комп’ютерна інженерія | |
| Освітньо-кваліфікаційний рівень | бакалавр | |
| **Характеристика навчальної дисципліни** | | |
| Вид | обов’язкова | |
| Загальна кількість годин | 240 | |
| Кількість кредитів ECTS | 8 | |
| Кількість змістових модулів | 4 | |
| Курсовий проект (робота)  (якщо є в робочому навчальному плані) | курсовий проект | |
| Форма контролю | іспит | |
| **Показники навчальної дисципліни для денної та заочної форм навчання** | | |
|  | денна форма навчання | заочна форма навчання |
| Рік підготовки | 2 |  |
| Семестр | 3,4 |  |
| Лекційні заняття, год. | 60 |  |
| Практичні, семінарські заняття | - |  |
| Лабораторні заняття, год. | 60 |  |
| Самостійна робота, год. | 120 |  |
| Індивідуальні завдання | - | - |
| Кількість тижневих аудиторних годин для денної форми навчання | 3 семестр - 4  4 семестр - 4 |  |

# Мета та задача навчальної дисципліни

Мета: забезпечення базової підготовки студентів в галузі теорії проектування апаратних складових комп’ютерів, ознайомлення студентів з логічними основами побудови апаратного забезпечення сучасних комп’ютерів; методами синтезу типових комп’ютерних пристроїв; засобами аналізу і синтезу функціональних операційних елементів та пристроїв сучасної цифрової апаратури; засобами проектування універсальних, функціонально-орієнтованих або спеціалізованих процесорів: методами організації функціонуваннякеруючих пристроїв та операційних автоматів.

Задачі викладання дисципліни визначають необхідний комплекс знань і вмінь, що отримують студенти під час вивчення дисципліни.

В результаті вивчення навчальної дисципліни студент повинен

- знати: тенденції розвитку науки та техніки в галузі комп'ютерної інженерії; актуальні проблеми теорії побудування комп’ютерів; основні терміни та визначення; принципи побудови та функціонування апаратних засобів; проведення порівняльного аналізу характеристик цифрових пристроїв; методи пошуку оптимальних рішень; математичні методи розв'язання задач, в тому числі i формалізованих методів, орієнтованих на використання комп’ютерів;

- вміти:

- виконувати розробку граф-схем алгоритмів, структурних схем операційних автоматів, синтез типових функціональних вузлів комп’ютерів, аналізувати та визначати статичні та динамічні параметри функціональних вузлів, орієнтуватися в різноманітних комплектах IС i особливостях їх використання;

- ставити завдання, давати порівняльну характеристику різних варіантів рішень на етапах розробки цифрових пристроїв; оформляти прийняте технічне рішення у вигляді комплекту технічної документації; враховувати технологічні, ергономічні та естетичні фактори при розробці систем; проводити об'єктивний аналіз ефективності прийнятих технічних рішень;

- розробляти функціональні і принципові схеми пристроїв комп'ютера, виконувати порівняльну оцінку різних структур пристроїв із врахуванням особливостей елементної бази та оптимізаційних вимог відповідно до заданих критеріїв ефективності;

- працювати з технічною літературою, довідниками, стандартами, технічною документацією.

Навчальна програма розрахована на студентів, які навчаються за освітньо-кваліфікаційною програмою підготовки бакалавра за спеціальністю 123 «Комп’ютерна інженерія».

Програма побудована за вимогами кредитно-модульної системи організації навчального процесу у вищих навчальних закладах і використанням академічної системи оцінювання досягнень студентів та шкали оцінок Європейської кредитно-трансферної системи (ECTS).

Навчальна програма з курсу «Комп’ютерна схемотехніка» є основним документом, що охоплює всі види навчальної роботи при вивченні курсу студентами та відбиває основні методичні настанови кафедри.

Навчальна програма дисципліни «Комп’ютерна схемотехніка» розроблена на підставі наступних документів:

- освітньо-професійна програма підготовки фахівців за спеціальністю «Комп'ютерна інженерія»;

- освітньо-кваліфікаційна характеристика фахівців за спеціальністю «Комп'ютерна інженерія»;

- навчальний план підготовки бакалаврів за спеціальністю «Комп'ютерна інженерія».

Навчальна програма характеризує шляхи перетворення інформації, що одержується студентом впродовж вивчання курсу, і відбиває зміст курсу, розподілення його на розділи та їх обсяги, дані про форми вивчення та контролю знань.

Теоретичною базою для вивчення курсу «Комп’ютерна схемотехніка» є курс «Комп’ютерна логіка».

Курс «Комп’ютерна схемотехніка» є базовим для наступних дисциплін: «Архітектура комп’ютерів», «Технологія проектування комп’ютерних систем», «Спеціалізовані комп'ютери», «Мікропроцесорні системи керування».

1. **Програма та структура навчальної дисципліни**

|  |  |  |  |  |  |  |  |  |  |  |  |  |
| --- | --- | --- | --- | --- | --- | --- | --- | --- | --- | --- | --- | --- |
| Назви змістових модулів і тем | Кількість годин | | | | | | | | | | | |
|  | денна форма | | | | | | Заочна форма | | | | | |
| всьо-го | у тому числі | | | | | всьо-го | у тому числі | | | | |
| л | п | лр | інд | с.р. | л | п | лр | інд | с.р. |
| **Змістовий модуль 1. Асинхронні і синхронні однотактові тригерні схеми (ТС)** | | | | | | | | | | | | |
| Тема 1. Асинхронні тригерні схеми | 32 | 6 |  | 6 |  | 20 |  |  |  |  |  |  |
| Тема 2. Синхронні однотактові тригерні схеми | 32 | 6 |  | 6 |  | 20 |  |  |  |  |  |  |
| **Разом за змістовим модулем 1** | **64** | **12** |  | **12** |  | **40** |  |  |  |  |  |  |
| **Змістовий модуль 2. Двотактні ТС і ТС з динамічним керуванням. Регістри.** | | | | | | | | | | | | |
| Тема 1. Двотактові ТС | 31 | 8 |  | 8 |  | 15 |  |  |  |  |  | 28 |
| Тема 2. ТС з динамічним керуванням | 8 | 2 |  | 2 |  | 4 |  |  |  |  |  | 8 |
| Тема 3. Синтез ТС на базі ТС | 8 | 2 |  | 2 |  | 4 |  |  |  |  |  | 8 |
| Тема 4. Синтез регістрових схем | 24 | 6 |  | 6 |  | 12 |  |  |  |  |  | 25 |
| **Разом за змістовим модулем 2** | **71** | **18** |  | **18** |  | **35** |  |  |  |  |  | **69** |
| **Змістовий модуль 3. Синтез лічильників** | | | | | | | | | | | | |
| Тема 1. Синтез двійкових лічильників | 32 | 10 |  | 10 |  | 12 |  |  |  |  |  |  |
| Тема 2. Способи організації переносу в лічильниках. | 24 | 6 |  | 6 |  | 12 |  |  |  |  |  |  |
| **Разом за змістовим модулем 3** | **56** | **16** |  | **16** |  | **24** |  |  |  |  |  |  |
| **Змістовий модуль 4. Типові комбінаційні вузли** | | | | | | | | | | | | |
| Тема 1. Комбінаційні пристрої для виконання операцій декодування | 14 | 4 |  | 4 |  | 6 |  |  |  |  |  |  |
| Тема 2. Комбінаційні пристрої для виконання операцій кодування і порівняння | 8 | 2 |  | 2 |  | 4 |  |  |  |  |  |  |
| Тема 3. Синтез двійкових суматорів | 14 | 4 |  | 4 |  | 6 |  |  |  |  |  |  |
| Тема 4. Синтез пристроїв для виконання операцій мультиплексування даних | 13 | 4 |  | 4 |  | 5 |  |  |  |  |  |  |
| **Разом за змістовим модулем 4** | **49** | **14** |  | **14** |  | **21** |  |  |  |  |  |  |
| Всього годин | **240** | **60** |  | **60** |  | **120** |  |  |  |  |  |  |

1. **Теми практичних занять**

|  |  |  |
| --- | --- | --- |
| №  з/п | Назва теми | Кількість годин |
|  | Не передбачено робочим навчальним планом |  |

1. **Теми лабораторних занять**

| №  з/п | Назва теми | Кількість годин |
| --- | --- | --- |
| 1 | Синтез комбінаційних логічних схем | 4 |
| 2 | Дослідження асинхронних однотактових тригерних схем | 4 |
| 3 | Дослідження асинхронних RS-тригерів з комбінованим керуванням | 2 |
| 4 | Дослідження синхронних однотактових тригерних схем | 4 |
| 5 | Дослідження двоступеневого D-тригера і D-тригера з динамічним керуванням | 4 |
| 6 | Дослідження двоступеневих RCS-тригерів | 4 |
| 7 | Дослідження двоступеневих JK- і Т-тригерів | 4 |
| 8 | Дослідження тригерних схем на базі типових тригерів | 4 |
| 9 | Дослідження багатофункціональних регістрів на базі тригерів | 4 |
| 10 | Дослідження багатофункціональних регістрів на базі регістрів | 2 |
| 11 | Дослідження способів організації асинхронних двійкових лічильників | 2 |
| 12 | Дослідження способів організації синхронних двійкових лічильників | 2 |
| 13 | Дослідження лічильників з довільним модулем ліку | 2 |
| 14 | Синтез і дослідження двійкових напівсуматорів | 2 |
| 15 | Синтез і дослідження однорозрядних двійкових суматорів | 2 |
| 16 | Синтез і дослідження багаторозрядних двійкових суматорів | 2 |
| 17 | Синтез і дослідження лінійних дешифраторів | 2 |
| 18 | Дослідження структурної організації дешифраторів і синтез дешифраторів на базі ІС дешифраторів | 2 |
| 19 | Синтез і дослідження мультиплексорів на базі вентилів | 4 |
| 20 | Синтез і дослідження мультиплексорів на базі ІС мультиплексорів | 2 |
| 21 | Синтез і дослідження шифраторів | 2 |
|  | Всього | 60 |

1. **Теми семінарських занять**

|  |  |  |
| --- | --- | --- |
| №  з/п | Назва теми | Кількість годин |
|  | Не передбачено робочим навчальним планом |  |

**Курсове проектування**

Метою курсового проектування є поглиблення і закріплення знань та навичок в галузі синтезу і аналізу функціонування пристроїв комп’ютерів на базі заданої системи елементів і придбання навичок схемотехнічного проектування, застосування знань, отриманих студентами під час навчання з дисципліни. Курсове проектування направлене також на придбання навичок виконання науково-дослідної роботи і на ознайомлення з науковою і довідковою літературою по спеціальності.

В завданні на курсове проектування передбачено виконання розробки апаратної частини операційного і керуючого автоматів цифрового пристрою. Результати проектування повинні бути перевірені за допомогою моделювання з використанням систем моделювання електронних схем MICROCAP7, EWB чи ACTIVE VHDL, тошо. Передбачається моделювання функціонування операційного автомату на рівні структурної схеми з використанням будь-якої мови програмування.

Примірний обсяг часу, що виділяється на самостійну роботу над курсовим проектом, складає 30 годин. Примірний обсяг пояснювальної записки складає 30-40 сторінок. Графічна частина в курсовому проекті складає 3 аркуші.

Робота над курсовим проектом складається з наступних етапів:

* 1. Синтез функціональної схеми пристрою.
  2. Розробка граф-схеми алгоритму функціонування операційного автомату.
  3. Моделювання функціонування на структурному рівні.
  4. Синтез операційних елементів операційного автомату.
  5. Синтез керуючого автомату.
  6. Розрахунок параметрів пристрою.
  7. Моделювання функціональної схеми пристрою.
  8. Оформлення пояснювальної записки та графічних аркушів.

**Самостійна робота студентів**

Самостійна робота студентів передбачає:

- систематичне відвідання усіх видів аудиторних занять і ведення конспекту лекцій;

- систематичне вивчення лекційного матеріалу і навчальної літератури, що рекомендуються;

- сумлінну підготовку до лабораторних занять;

- вчасне і якісне оформлення звітів з лабораторної роботи.

1. **Контрольні питання, комплекти тестів для визначення рівня засвоєння знань студентами**
   1. **Питання для перевірки знань студентів:**
2. Взаємодія між операційним і керуючим автоматами.
3. Визначення комбінаційної схеми.
4. Визначення послідовністної схеми.
5. Визначення тригерної схеми.
6. Класифікація тригерних схем за способом синхронізації.
7. Класифікація тригерних схем за структурою побудування.
8. Класифікація тригерних схем за функціональним призначенням.
9. Класифікація тригерних схем за реакцією на завади.
10. Поняття активності сигналів.
11. Поясніть принцип функціонування RS-тригерів.
12. Поясніть поняття «функція збудження».
13. Таблиця переходів RS-тригера з прямим керуванням.
14. Логічна схема RS-тригера з прямим керуванням.
15. Визначити функції збудження RS-тригера з прямим керуванням.
16. Реакція RS-тригера з прямим керуванням на заборонну комбінацію.
17. Часові діаграми RS-тригера з прямим керуванням.
18. Динамічні характеристики RS-тригера з прямим керуванням.
19. Таблиця переходів RS-тригера з інверсним керуванням.
20. Логічна схема RS-тригера з інверсним керуванням.
21. Визначити функції збудження RS-тригера з інверсним керуванням.
22. Реакція RS-тригера з інверсним керуванням на заборонну комбінацію.
23. Часові діаграми RS-тригера з інверсним керуванням.
24. Динамічні характеристики RS-тригера з інверсним керуванням.
25. Чим відрізняється функціонування RS-тригерів з прямим та інверсним керуванням?
26. Чим відрізняються схеми RS-тригерів з прямим та інверсним керуванням?
27. Як розрахувати час переключення тригера?
28. Функціонування асинхронного RS- і nRnS-тригерів при переключенні вхідних сигналів з забороненої комбінації в комбінацію збереження інформації.
29. Для заданої часової діаграми вхідних сигналів побудувати часові діаграми сигналів на прямому і інверсному виходах тригера без врахування затримок логічних елементів.
30. Для заданої часової діаграми вхідних сигналів побудувати часові діаграми сигналів на прямому і інверсному виходах тригера з врахуванням затримок елементів.
31. За заданою схемою визначити тип тригера.
32. Приведіть таблицю переходів заданого тригера.
33. Вплив завад на функціонування RS-тригера.
34. Тригери з комбінованим керуванням.
35. Кон’юнктиві і диз’юнктивні групи входів.
36. Методика синтезу асинхронного RS-тригера з комбінованим керуванням.
37. Як визначаються функції збудження RS-тригерів з комбінованим керуванням?
38. Поясніть функціонування RS-тригера з комбінованим керуванням при переході вхідних сигналів з забороненої комбінації в комбінацію збереження інформації.
39. Структурна схема тригерів з комбінованим керуванням.
40. Принцип функціонування синхронних тригерів.
41. Таблиця переходів RЕS-тригера з прямим керуванням.
42. Логічна схема RЕS-тригера з прямим керуванням.
43. Функції збудження RЕS-тригера з прямим керуванням.
44. Часові діаграми RЕS-тригера з прямим керуванням.
45. Динамічні характеристики RЕS-тригера з прямим керуванням.
46. Як розрахувати час перемикання синхронного тригера?
47. Як правильно виміряти час перемикання тригера?
48. Поясніть поняття «прозорість» тригера.
49. Принцип функціонування DЕ-тригера.
50. Таблиця переходів DЕ-тригера.
51. Логічна схема DЕ-тригера.
52. Функції збудження DЕ-тригера.
53. Часові діаграми DЕ-тригера.
54. Динамічні характеристики DЕ-тригера.
55. Поняття гонок в логічних схемах.
56. DV-тригери.
57. Визначити тип тригера, якщо в схемі DЕ-тригера елементи І-НІ замінити елементами АБО-НІ.
58. Визначити тип тригера, якщо в схемі RЕS-тригера елементи І-НІ замінити елементами АБО-НІ.
59. В чому різниця між принципами роботи асинхронних і синхронних однотактних тригерів?
60. Як розрахувати час затримки однотактових тригерів?
61. Вплив завад на функціонування RЕS-тригера.
62. Вплив завад на функціонування DЕ-тригера.
63. DV-тригери.
64. Принцип функціонування двотактних тригерів.
65. Принцип функціонування двоступеневих тригерів.
66. Логічна схема двоступеневого RСS-тригера з інвертором.
67. Часові діаграми двоступеневого RСS-тригера з інвертором.
68. Реакція на завади двоступеневого RСS-тригера з інвертором.
69. Які елементи двоступеневого RCS-тригерів з інвертором визначають час затримки відносно фронту синхросигналу?
70. Які елементи двоступеневого RCS-тригерів визначають час підготовки тригера?
71. Двоступеневий RСS-тригера з забороннім зв’язком.
72. Які елементи двоступеневого RCS-тригерів з заборонним зв’язком визначають час затримки відносно фронту синхросигналу?
73. Часові діаграми двоступеневого RСS-тригера з забороннім зв’язком без врахування затримок елементів.
74. Реакція на завади двоступеневого RСS-тригера з забороннім зв’язком.
75. Приведіть схему двоступеневого RCS-тригера зі спрацьовуванням за переднім фронтом синхроімпульсу.
76. Поняття «захоплення сигналу».
77. Поняття «проскакування фронту».
78. Поясніть термін «проникність тригера».
79. В яких випадках відбувається захоплення завад в RCS-тригерах зі спрацьовуванням за фронтом синхроімпульсу?
80. В чому полягає різниця у функціонуванні двотактних і двоступеневих тригерів?
81. В чому полягає різниця у функціонуванні двоступеневих тригерів з інвертором і заборонним зв’язком?
82. Динамічні характеристики двоступеневих тригерів.
83. Логічна схема двоступеневого JK-тригера.
84. Принцип функціонування JK-тригерів.
85. Логічна схема двоступеневого D-тригера.
86. Які елементи двоступеневого D-тригера визначають час затримки відносно фронту синхроімпульсу?
87. Які елементи двоступеневого D-тригерів визначають час підготовки тригера?
88. Для заданої часової діаграми вхідних сигналів двоступеневого D-тригера побудувати часові діаграми сигналів на виходах першого і другого ступенів без врахування затримок ЛЕ.
89. Функції збудження двоступеневого JK-тригера.
90. Часові діаграми двоступеневого JK-тригера.
91. Двоступеневий JK-тригера з забороннім зв’язком.
92. Часові діаграми двоступеневого JK-тригера з забороннім зв’язком.
93. Чому не використовуються JК-тригери із спрацьовуванням за рівнем синхросигналу?
94. Поясніть можливість появи «захоплення» сигналу в JК-тригері з інвертором.
95. Поясніть можливість появи «проскакування» фронту в JК-тригері з заборонним зв'язком.
96. Для заданої часової діаграми вхідних сигналів JК-тригера заданого типу побудувати часові діаграми сигналів на виходах першого і другого ступенів без врахування затримок ЛЕ.
97. Для заданої часової діаграми вхідних сигналів Т-тригера заданого типу побудувати часові діаграми сигналів на виходах першого і другого ступенів без врахування затримок ЛЕ.
98. Принцип функціонування асинхронного Т-тригера.
99. Часові діаграми асинхронного Т-тригера.
100. Принцип функціонування синхронного ТС-тригера.
101. Часові діаграми синхронного ТС-тригера.
102. Функції збудження Т- і ТС-тригерів.
103. Логічні схеми Т- і ТС-тригерів.
104. Який тригер називають дільником частоти на 2?
105. Яку функцію з точки зору ділення частоти виконує Т-тригер?
106. Яке співвідношення частот вхідного і вихідного сигналів в асинхронному Т-тригері?
107. Як розрахувати час підготовки, затримки і витримки тригерів із спрацьовуванням за фронтом синхроімпульсу?
108. Як визначити максимальну частоту синхроімпульсів тригера fmax?
109. Тригери з динамічним керуванням.
110. Логічна схема D-тригера з динамічним керуванням.
111. Часові діаграми D-тригера з динамічним керуванням.
112. Які елементи DC-тригерів визначають час затримки відносно фронту синхросигналу ?
113. Що таке час підготовки тригера?
114. Як вимірити час переключення першого ступеня тригера?
115. Що розуміється під терміном «непрозорість» тригера?
116. В яких режимах відбувається захоплення завад в D-тригерах зі спрацьовуванням за фронтом синхроімпульсу?
117. При яких сигналах на С-вході забезпечується надійне збереження інформації в D-тригерах?
118. Асинхронні входи тригерів.
119. Пріоритетність асинхронних входів тригерів.
120. Використання асинхронних входів тригерів для реалізації мікрооперацій.
121. Синтез тригерів на базі тригерів.
122. Структурна схема підсумкового тригера.
123. Як виконати синтез непрозорого тригера на базі прозорого тригера?
124. Як виконати синтез підсумкового тригера, якщо базовий і підсумковий тригери мають різну активність спрацьовування фронту синхроімпульсу?
125. Визначення регістрів.
126. Чому JK-тригер називають універсальним тригером?
127. Структурна схема регістра з керованою синхронізацією.
128. Структурна схема регістра з некерованою синхронізацією.
129. Синтез регістрів з керованою синхронізацією на базі тригерів.
130. Синтез регістрів з некерованою синхронізацією на базі тригерів.
131. Які функції виконує регістр?
132. Які етапи включає синтез багатофункціонального регістру?
133. Використання асинхронних входів тригерів для реалізації мікрооперації встановлення в початковий стан.
134. Яке призначення системи синхронізації багатофункціональних регістрів?
135. Різновиди регістрів і їх структурних організацій.
136. Побудувати часові діаграми заданого регістру.
137. Які типи зсувів використовуються в регістрах?
138. Як розраховуються тривалості імпульсу і паузи керуючих сигналів?
139. Виконати синтез комутатору заданого регістру з керованою синхронізацією.
140. Виконати синтез комутатору заданого регістру з некерованою синхронізацією.
141. Виконати синтез схеми формування функцій збудження заданого тригера.
142. Виконати синтез схеми керування регістра з керованою синхронізацією.
143. Система синхронізації регістру з некерованою синхронізацією.
144. Як реалізувати перезапис інформації в регістрі за рахунок схеми формування схеми збудження?
145. Як виконується арифметичний зсув в регістрі?
146. Посніть необхідність використовування сигналу Сі в регістрі.
147. Яке співвідношення у часі необхідно використовувати між сигналами Сі і U для організації коректної роботи регістра?
148. Як буде функціонувати регістр без використовування сигналу Сі?
149. Як буде функціонувати регістр з некерованою синхронізацією, якщо не організувати перезапис інформації при відсутності активних керуючих сигналів?
150. Чому прозорі тригери не використовуються для виконання мікрооперації зсуву?
151. Призначення схеми формування функцій збудження в регістрі
152. Призначення комутатора в регістрі.
153. Синтез регістра з керованою синхронізацією на базі регістра.
154. Синтез регістра з некерованою синхронізацією на базі регістра.
155. Яку функцію виконують входи DR і DL в базових регістрах?
156. Як враховувати наявність внутрішніх кіл зсуву в базовому регістрі при синтезі підсумкового регістру?
157. Яку функцію виконують входи вибору режиму регістру?
158. Поясніть необхідність використання входів послідовного завантаження базового регістру.
159. Як організувати збереження інформації в регістрах з некерованою синхронізацією?
160. Виконати синтез підсумкового регістру на основі заданого базового регістру.
161. В якому випадку можна спростити функцію збудження входу базового регістру?
162. Які вимоги висуваються до параметрів сигналу **Сі** з точки зору підвищення завадостійкості регістра?
163. Для чого використовуються виходи з трьома станами в регістрі?
164. За допомогою яких входів реалізуються різні типи мікрооперацій зсуву в регістрі?
165. Виконати проектування перетворювача паралельного коду в послідовний.
166. Виконати проектування перетворювача послідовного коду в паралельний.
167. Часова діаграма вхідних сигналів для забезпечення перетворення паралельного коду в послідовний.
168. Часова діаграма вхідних сигналів для забезпечення перетворення послідовного коду в паралельний.
169. Визначити динамічні параметри регістру.
170. Як можна організувати зсув ліворуч в підсумковому регістрі, якщо базовий регістр може зсувати інформацію тільки праворуч, але в підсумковому регістрі зсув праворуч не потрібен.
171. Яку часову діаграму сигналів Uі і Сі необхідно використовувати для забезпечення правильного функціонування регістру? Обґрунтуйте відповідь.
172. Виконати синтез регістрів, що виконують мікрооперації прийому інформації і інкремент.
173. Чому не можна використовувати прозорі тригери в зсувних регістрах?
174. Чому в деяких ІС регістрів синхросингал двічі інвертується?
175. Визначення лічильників.
176. Класифікація лічильників за способом синхронізації.
177. Класифікація лічильників за модулем ліку.
178. Класифікація лічильників за способами організації перенесення між розрядами.
179. Класифікація лічильників за напрямом ліку.
180. Основні параметри лічильників.
181. Визначення поняття «модуль ліку».
182. Назвіть етапи синтезу лічильників з паралельним трактом розповсюдження переносу.
183. Недоліки лічильників з паралельним трактом розповсюдження переносу.
184. Недоліки лічильників з послідовним трактом розповсюдження переносу.
185. Недоліки лічильників з безпосереднім зв’язком.
186. Визначення кількості тригерів лічильника.
187. Синтез двійкових лічильників з паралельним трактом розповсюдження переносом.
188. Динамічні параметри лічильників.
189. Режими роботи лічильників.
190. Збільшення розрядності лічильників з паралельним трактом розповсюдження переносу.
191. Як вимірюється швидкодія лічильників з послідовним трактом розповсюдження переносу.
192. Чим характеризується швидкодія лічильників з безпосереднім зв’язком?
193. Як визначити максимальну частоту спрацьовування лічильника?
194. Як вимірюється час затримки сигналу переповнення лічильника?
195. Привести часові діаграми лічильника з заданим типом переносу з врахуванням затримок логічних елементів схеми.
196. Збільшення розрядності лічильників з послідовним трактом розповсюдження переносу.
197. Як розраховується період синхронізації синхроімпульсів синхронних лічильників?
198. Чому можлива поява завад в лічильниках з послідовним трактом розповсюдження перенесення?
199. Чому недоцільно використовувати D- і RCS-тригери в лічильниках?
200. Чи можна використовувати прозорі тригери в лічильниках? Обґрунтуйте відповідь.
201. Виконати синтез асинхронного віднімального лічильника за заданим модулем.
202. Підсумовувальні лічильники з безпосереднім переносом.
203. Віднімальні лічильники з безпосереднім переносом.
204. Чим характеризується швидкодія лічильників з безпосереднім зв’язком?
205. Чому не використовуються синхронні лічильники з безпосереднім зв’язком?
206. Привести часові діаграми заданого лічильника.
207. Визначити динамічні параметри лічильників.
208. Синтез лічильників з довільним модулем ліку.
209. Як встановити лічильник в нульовий стан?
210. Синтез двійкових лічильників з великим модулем ліку.
211. Поясніть термін «модуль ліку» лічильника.
212. Чому лічильник називають «дільником частоти»? Обґрунтуйте відповідь.
213. Як побудувати двійковий лічильник з безпосереднім переносом на базі тригерів зі спрацьовуванням за переднім фронтом синхроімпульсу?
214. Як побудувати двійковий віднімальний лічильник при наявності підсумовуаального лічильника?
215. Недоліки і переваги синхронних лічильників.
216. Як визначити час формування переносу?
217. З якою метою використовується сигнал переносу зі старшого розряду лічильника?
218. Який сигнал називається сигналом переповнення лічильника?
219. Привести часові діаграми синхронного лічильника з заданим типом переносу з врахуванням затримок логічних елементів.
220. Які типи базових тригерів доцільно використовувати в лічильниках?
221. Як визначити модуль ліку лічильника?
222. Поясніть термін «реверсивний лічильник».
223. Синтез двійкових лічильників з модулем М > 64?
224. Назвіть послідовність станів підсумовувального лічильника з заданим модулем ліку.
225. Назвіть послідовність станів віднімального лічильника. з заданим модулем ліку
226. Яке співвідношення частот сигналу переповнення і вхідного сигналу лічильника?
227. Як побудувати лічильник з використанням тільки прозорих тригерів?
228. Послідовне з’єднання лічильників в режимі підрахунку сигналів.
229. Послідовне з’єднання лічильників в режимі ділення частоти.
230. Як визначити модуль ліку при послідовному з'єднанні лічильників?
231. Як побудувати лічильник з модулем ліку 2n+1.
232. Лічильники з асинхронним встановленням початкового стану.
233. Етапи синтезу лічильників з асинхронним встановленням початкового стану.
234. Синтез схеми корекції лічильників з асинхронним встановленням початкового стану.
235. Недоліки лічильників з асинхронним встановленням початкового стану.
236. Побудувати часові діаграми лічильника з асинхронним встановленням початкового стану з заданим модулем ліку.
237. Порівняльний аналіз швидкодії лічильників.
238. Як реалізувати віднімальний лічильник при наявності двійкового підсумовувального лічильника?
239. Кільцеві лічильники.
240. Розподілювачі імпульсів.
241. Лічильник Джонсона.
242. Як визначити модуль ліку лічильника Джонсона?
243. Привести часові діаграми заданого лічильника Джонсона.
244. Привести схему лічильника Джонсона на JK-тригерах.
245. Як буде функціонувати будь-який лічильник, якщо він не був встановлений у початковий стан?
246. Етапи синтезу багатофункціональних лічильників.
247. Які вимоги пред'являються до керуючих сигналів реверсивного лічильника?
248. Виконати синтез лічильника з можливістю паралельного завантаження вхідних даних.
249. З якою метою в реверсивних лічильниках використовується сигнал Сі?
250. Галузі використання лічильників.
251. Чи може реверсивний лічильник під час роботи встановитися в заборонений стан? Обґрунтувати відповідь.
252. Лічильники на базі лічильної схеми.
253. Тригери яких типів доцільно використовувати в лічильниках на базі лічильної схеми?
254. В яких випадках доцільно використовувати лічильники на базі лікувальної схеми?
255. Чому не можна використовувати прозорі тригери в лічильниках?
256. Етапи синтезу багатофункціональних лічильників.
257. Синтез реверсивних лічильників.
258. Синтез лічильників з прийомом інформації.
259. Виконати синтез заданої лічильної схеми.
260. Визначення дешифратора.
261. Визначення унітарного коду.
262. Призначення дешифратора, його принцип роботи
263. Класифікація дешифраторів.
264. Принципи функціонування дешифраторів.
265. Синтез лінійних дешифраторів.
266. Способи реалізації синхронних входів дешифраторів.
267. Визначення логічної формули для будь-якого виходу дешифратора без використання таблиці істинності.
268. Синтез неповних дешифраторів.
269. Як здійснити нумерацію виходів дешифраторів?
270. Як не допустити появу пікових вихідних сигналів при переключенні дешифратора?
271. Визначення значень сигналів на адресних входах дешифратора при відомих значеннях вихідних сигналів.
272. Визначення апаратурних витрат при реалізації асинхронних і синхронних лінійних дешифраторів.
273. Недоліки і переваги лінійних дешифраторів.
274. Принцип функціонування дешифраторів для керуванням семисегментним індикатором.
275. Що необхідно зробити для правильного функціонування дешифратора при зміні розподілу підключення адресних змінних до адресних входів?
276. Привести часові діаграми заданого дешифратора.
277. Причина появи пікових сигналів на виході дешифратора.
278. Як реалізувати синхронний дешифратор, якщо базовий дешифратор є асинхронним?
279. Навіщо в деяких інтегральних схемах синхронних дешифраторів використовуються кілька керуючих входів з різним значенням активності вхідних сигналів?
280. Галузі використання дешифраторів.
281. Класифікація дешифраторів за структурною побудовою.
282. Синтез пірамідального дешифраторів.
283. Порівняльний аналіз апаратних витрат для реалізації пірамідального і лінійного дешифраторів.
284. Визначення номерів виходів пірамідальних дешифраторів.
285. Матричні дешифратори.
286. Структурна схема матричних дешифраторів.
287. Синтез матричних дешифраторів.
288. Визначення номерів виходів матричних дешифраторів.
289. Порівняльний аналіз лінійних, пірамідальних і матричних дешифраторів за швидкодією і за апаратними затратами.
290. Синтез дешифраторів на базі дешифраторів.
291. Способи розподілу адресних змінних між каскадами.
292. Визначення номерів виходів підсумкового дешифратора.
293. Як здійснюється розподіл адресних змінних між каскадами при синтезі повних і неповних пірамідальних дешифраторів?
294. Як здійснюється розподіл адресних змінних між каскадами при синтезі повних і неповних дешифраторів на базі ІС дешифраторів?
295. Реалізація логічних функцій за допомогою дешифраторів.
296. Визначення шифраторів.
297. Синтез шифраторів.
298. Недоліки шифраторів.
299. Структурна схема пріоритетного шифратора.
300. Синтез схеми виділення пріоритету.
301. Дисципліни виділення пріоритету в шифраторах.
302. Паралельна схеми виділення пріоритету.
303. Послідовна схеми виділення пріоритету.
304. Порівняльний аналіз схем виділення пріоритету.
305. Принцип функціонування шифраторів.
306. Методи синтезу шифраторів.
307. Призначення пріоритетних шифраторів.
308. Принцип функціонування пріоритетних шифраторів.
309. Виконайте синтез заданого шифратора.
310. Поясніть термін «дисципліна пріоритетів».
311. Виконати синтез схеми виділення пріоритетних сигналів для заданої дисципліни пріоритетів.
312. Приведіть структуру пріоритетного шифратора.
313. Як виконати синтез схеми виділення пріоритетних сигналів, якщо в цій схемі використовується більше шести вхідних сигналів?
314. Як виконати синтез шифратора, якщо в пристрої використовується більше шести вхідних сигналів?
315. Як виконати реалізацію керуючого входу в синхронному шифраторі?
316. Як виконати синтез послідовної схеми виділення пріоритетних сигналів в пріоритетному шифраторі?.
317. Визначення мультиплексорів.
318. В чому полягає призначення мультиплексорів?
319. Структурний склад і принцип роботи мультиплексорів?
320. Синтез мультиплексорів на базі булевих елементів.
321. Реалізація логічних функцій на базі мультиплексорів.
322. Синтез синхронного мультиплексора в заданому базисі з реалізацією керуючого входу за допомогою дешифратора мультиплексора.
323. Синтез синхронного мультиплексора 8→1 в заданому базисі з реалізацією керуючого входу за допомогою схеми вибору мультиплексора.
324. Синтез десяткового мультиплексора, що забезпечує вибір інформаційного входу, номер якого визначається позиційним кодом з заданими вагами розрядів.
325. Часові діаграми функціонування пристроїв. Результати виміру динамічних параметрів.
326. Методи синтезу мультиплексорів на базі мультиплексорів.
327. Синтез мультиплексорів за допомогою каскадного з’єднання базових мультиплексорів.
328. Визначення номеру входів мультиплексорів при використанні каскадного з’єднання базових мультиплексорів.
329. Синтез мультиплексорів з використанням дешифраторів і лінійної структури базових мультиплексорів.
330. Визначення номеру входів мультиплексорів з використанням дешифраторів і лінійної структури базових мультиплексорів.
331. Способи реалізації синхронних входів мультиплексорів.
332. Як здійснити нумерацію інформаційних входів мультиплексора?
333. Визначення значень сигналів на адресних входах мультиплексора, які забезпечують комутацію заданого вхідного сигналу з виходом.
334. Як визначити кількість адресних входів мультиплексора при відомій кількості інформаційних сигналів.
335. Реалізація логічних функцій за допомогою мультиплексорів, якщо кількість змінних логічної функції дорівнюється кількості адресних входів мультиплексора.
336. Реалізація логічних функцій за допомогою мультиплексорів, якщо кількість змінних логічної функції на одиницю менше, ніж кількість адресних входів мультиплексора.
337. Структурна організація мультиплексорів.
338. Як визначити кількість входів дешифратора, який використовується для отримання схеми підсумкового мультиплексора?
339. Як визначити кількість каскадів при використанні каскадного з’єднання базових мультиплексорів?
340. Яким чином необхідно виконувати розподіл адресних змінних між каскадами при використанні каскадного з’єднання базових мультиплексорів?
341. Яким чином необхідно виконувати розподіл адресних змінних між дешифратором і базовими мультиплексорами?
342. Чи можна використовувати будь-який розподіл адресних змінних між базовими мультиплексорами для синтезу повного (неповного) мультиплексора? Обґрунтуйте відповідь.
343. Як визначити кількість базових мультиплексорів для реалізації підсумкового мультиплексора?
344. Для чого використовуються мультиплексори з трьома станами?
345. Як організувати інформаційну шину за допомогою мультиплексорів?
346. Реалізація операцій порівняння в комп’ютерах.
347. Синтез схеми порівняння на рівність двох операндів.
348. Синтез паралельної схеми порівняння на нерівність двох операндів.
349. Реалізація послідовної схеми порівняння на нерівність двох операндів.
350. Синтез схем порівняння з константою.
351. Галузі використання схем порівняння.
352. Переваги і недоліки паралельних схем порівняння.
353. Переваги і недоліки послідовних схем порівняння.
354. Мажоритарні схеми.
355. Схеми контролю за парністю і непарністю.
356. Двійковий напівсуматор.
357. Двійковий напіввіднімач.
358. Реалізація мікрооперацій інкремент і декремент на базі напівсуматорів і напіввіднімачів.
359. Таблиця істинності напівсуматора
360. Таблиця істинності напіввіднімача.
361. Яка мікрооперація виконується при послідовному з’єднанні напівсуматорів?
362. Яка мікрооперація виконується при послідовному з’єднанні напіввіднімачів?
363. Як визначити час спрацьовування багаторозрядних напівсуматорів і напіввіднімачів?
364. При яких вхідних кодах багаторозрядний напівсуматор має максимальний час спрацьовування?
365. При яких вхідних кодах багаторозрядний напіввіднімач має максимальний час спрацьовування?
366. Галузі використання напівсуматорів.
367. В яких лічильниках можуть бути використані напівсуматори і напіввіднімачі?
368. Як при мінімальних змінах в логічній схемі виконати перетворення напівсуматора у напіввіднімач і навпаки?
369. Аналітично довести, що в багаторозрядних пристроях при послідовному з’єднанні напівсуматорів (напіввіднімачів) реалізується мікрооперація «інкремент» («декремент»).
370. Виконати синтез підсумовувального лічильника з лічильною схемою на базі напівсуматорів.
371. Виконати синтез віднімального лічильника з лічильною схемою на базі напіввіднімачів.
372. Чи є логічні функції, що реалізують напівсуматор, самодвійковими? Обґрунтуйте відповідь.
373. Чи є логічні функції, що реалізують напіввіднімач, самодвоїстими? Обґрунтуйте відповідь.
374. Однобітний двійковий суматор.
375. Однобітний двійковий віднімач.
376. Мінімізація функції суми.
377. Призначення суматорів і віднімачів.
378. Таблиця істинності канонічного суматора.
379. Таблиця істинності мінімального суматора.
380. Таблиця істинності канонічного віднімача.
381. Синтез суматора на базі дешифратора.
382. Синтез суматора на базі мультиплексорів заданим способом.
383. Яка мікрооперація виконується за допомогою суматорів?
384. Яка мікрооперація виконується за допомогою віднімачів?
385. Як при мінімальних змінах в логічній схемі виконати перетворення суматора у віднімач і навпаки?
386. Аналітично доведіть реалізацію суматора на базі напівсуматорів.
387. Аналітично доведіть реалізацію віднімач а на базі напіввіднімачів.
388. Чи є логічні функції, що реалізують суматор, самодвоїстими? Обґрунтуйте відповідь.
389. Таблиця істинності мінімального віднімача.
390. Синтез віднімача а на базі дешифратора.
391. Синтез віднімача на базі мультиплексорів заданим способом.
392. Визначення динамічних параметрів суматора.
393. Властивість самодвоїстості суматорів.
394. Реалізація багаторозрядних суматорів.
395. Реалізація багаторозрядних суматорів з черезрозрядним переносом.
396. Якими динамічними параметрами характеризується функціонування двійкового суматора?
397. Визначення динамічних параметрів суматора.
398. Як визначити час спрацьовування багаторозрядних суматорів?
399. При яких вхідних значеннях операндів суматор має максимальний час спрацьовування?
400. Прискорення операції підсумовування.
401. Організація паралельного переносу в суматорах.
402. Організація транзитного переносу в суматорах.
403. Визначення часу затримки суматорів.
404. Суматори з груповим переносом.
405. Як визначити час спрацьовування суматора з послідовним переносом?
406. Як визначити час спрацьовування суматора з паралельним переносом?
407. Як визначити час спрацьовування суматора з груповим переносом, якщо в середині групи використовується послідовний перенос, а між групами – паралельний перенос?
408. Як визначити час спрацьовування суматора з груповим переносом, якщо в середині групи використовується паралельний перенос, а між групами – послідовний перенос?
409. Поясніть термін «час розповсюдження переносу».
410. Як формується місцевий перенос при реалізації паралельного переносу?
411. Як формується сигнал розповсюдження переносу при реалізації паралельного переносу?
412. Виконати реалізацію однорозрядного суматора на базі напівсуматорів.
413. Як реалізувати однорозрядний суматор з використанням сигналів генерації і розповсюдження переносу?
414. **Методи навчання**

Виконання лабораторних робіт з використанням наочних технічних засобів навчання у вигляді систем моделювання за допомогою інженерних пакетів проектування цифрових пристроїв; виконання індивідуальних навчально-дослідних завдань; виконання і захист курсового проекту..

1. **Форми контролю**

Систематичний контроль за самостійною роботою студентів і якістю засвоєння ними поточного навчального матеріалу перевіряється:

- на лабораторних роботах шляхом перевірки підготовки до виконання роботи;

- роботу над індивідуальними завданнями до лабораторних робіт;

- вивчення літератури, що рекомендувалася, та конспекту лекцій;

- оформлення звітів про виконання лабораторним роботам.

Поточний контроль знань студентів проводиться:

- на лабораторних роботах оцінюється підготовка до роботи, обсяг її виконання, результати захисту звіту;

- на лекційних заняттях виконується вибіркове опитування студентів;

- шляхом проведення модульних контролів знань студентів та виставлення рейтингових оцінок знань студентів по всім видам занять.

1. **Розподіл балів, які отримують студенти.**

Оцінювання студента відбувається згідно положення «Про екзамени та заліки у НУБіП України» від 27.02.2019р. протокол №7.

|  |  |
| --- | --- |
| **національна** | **Рейтинг здобувача вищої освіти, бали** |
| **Відмінно** | **90-100** |
| **Добре** | **74-89** |
| **Задовільно** | **60-73** |
| **Незадовільно** | **0-59** |

1. **Методичне забезпечення**
2. Методичні вказівки до самостійної роботи студентів з курсу «Комп’ютерна схемотехніка» / Укл. Б.С.Гусєв. - Київ, НУБіП, 2016, 45с.
3. Методичні вказівки до виконання лабораторних робіт з курсу «Комп’ютерна схемотехніка» з використанням навчально-лабораторних стендівTRIGGER і LOGIC (частина 1) / Укладач Б.С.Гусєв. – Київ, НУБіП, 2017, 100с.
4. Методичні вказівки до виконання лабораторних робіт з курсу «Комп’ютерна схемотехніка» з використанням навчально-лабораторних стендівTRIGGER і LOGIC (частина 2) / Укл. Б.С.Гусєв. – Київ, НУБіП, 2017, 105с.
5. Методичні вказівки до виконання курсового проекту з курсу «Комп’ютерна схемотехніка» / Укл. Б.С.Гусєв. – Київ, НУБіП, 2016, 28с.
6. Конспект лекцій з курсу "Комп’ютерна схемотехніка" / Укладач Б.С.Гусєв. – Київ, НУБіП, 2016, 70с.
7. **Рекомендована література**

**основна:**

1. Комп’ютерна схемотехніка та логіка [навчальний посібник] / В.В.Лапко, Б.С.Гусєв, Д.Ю. Касаткін, В.В. Смолій, А.І. Блозва, Т.Ю. Осипова, Ю.В. Матус, Я.А. Савицька // - K.: НУБіП України, 2017.- 291с.
2. Бабич М.П., Жуков І.А. Комп'ютерна схемотехніка. Підручник для ВУЗів МК-Пресс 412с. 2004р.
3. Угрюмов Е.П. Цифровая схемотехника. – СПб., БХВ-Петербург, 2002 – 528с.
4. Самофалов К.Г., Корнейчук В.И., Тарасенко В.П. Цифровые ЭВМ. – К.: Выща школа, 1989. – 424 с.

**допоміжна:**

1. Интегральные микросхемы и их зарубежные аналоги. Справочник., М, КубК, 1997, 608с.
2. Логические ИС КР1533, КР1554, ч.1, М, КубК, 1993, 256с.
3. Логические ИС КР1533, КР1554, ч.2, М, КубК, 1993, 248с.
4. Шило В.Л. Популярные цифровые микросхемы.- М.:Радио и связь, 1991г., 352с.
5. Семенец.В.В., Хаханова И.В., Хаханов В.И. Проектирование цифровых систем с использованием языка VHDL:Учебное пособие–Харьков:ХНУРЭ,2003.–492с.
6. **Інформаційні ресурси**
7. http://elearn.nubip.edu.ua/course/view.php?id=1055
8. http://www.inp.nsk.su/~kozak/ttl/ttlh00.htm.
9. <http://radiolub.ru/page/populjarnye-cifrovye-mikroshemy-spravochnik>